Radeon-Gerüchte: So könnten die Navi-5-Chips mit UDNA aussehen
Der bekannte Hardwareleaker Kepler_L2 hat in einem Forum die möglichen vier GPUs der nächsten AMD-Radeon-Generation verbildlicht. Der größte Chip bestehe aus 96 Compute-Units (CU) mit einem 512-Bit Speicherinterface. Der kleinste Chip wiederum bestehe aus 12 CU.
Während AMD bei den aktuellen Radeon RX 9000 an der Spitze die Navi-48-GPU mit nur 64 Compute-Units (CU) als Radeon RX 9070 XT aufgelegt hat, verdichten sich die Zeichen in der Gerüchteküche, dass es bei der nächsten Radeon RX-Generation wieder 96 CU geben könnte, wie bei der Radeon RX 7900 XTX. Statt eines 384-Bit-Speicherinterface zeigen die Beispielgrafiken von Kepler_L2 breitere 512 Bit.
Der große Navi 5 Chip – AT 0
Die schematische Darstellung des größten Chips – bisher in der Gerüchteküche als AT 0 bezeichnet, zeigt 96 CU in 8 Shader-Engines (SE). Auch eingezeichnet sind 16 UMC – womit vermutlich die Memory-Controller gemeint sind. Normalerweise hat ein Memory-Controller 32 Bit, womit der AT 0 auf ein 512 Bit breites Speicher-Interface käme. Dazu kommen pro Shader-Array noch 2 Render-Backends (RB).
Die etwas kleineren Navi 5 Chips – AT 2 und AT 3
-
RDNA 5 / UDNA – AT2 (Bild: Kepler_L2)
Bei dem kleineren AT 2 sinkt die Anzahl der CU angeblich auf 40 in vier Shader-Engines. In der Grafik zeichnete Kepler_L2 sechs UMC ein, womit dieser Chip auf ein 192 Bit breites Speicher-Interface käme. Der nochmal kleinere AT 3 wiederum soll 24 CU und acht Memory-Controller besitzen, womit dieser auf ein 256 Bit breites Speicher-Interface zurückgreifen könnte.
Der kleinste Navi 5 Chip – AT 4
Der kleinste mögliche Navi 5 Chip besitzt nur noch eine Shader-Engine mit 12 Compute-Units und vier Memory-Controller, was für ein 128-Bit Speicher-Interface spricht. Dazu kommen zwei Render-Backends.
Das ist Navi 48 im Vergleich
Navi 48 auf der Radeon RX 9070 XT sowie RX 9070 besteht aus vier Shader-Arrays mit 16 Compute-Units, dazu pro Shader-Engine vier Render-Backends. Bei der nächsten Radeon-Generation scheinen so die CU pro Shader-Engine von 16 auf 12 beziehungsweise 10 bei AT 2 zu sinken. Ebenso sind nur noch zwei Render-Backends statt vier vorhanden.
| Navi 48 | AT 0 | AT 2 | AT 3 | AT 4 | |
|---|---|---|---|---|---|
| Compute Units (CU) | 64 | 96 | 40 | 24 | 12 |
| Shader Engines (SE) | 4 | 8 | 4 | 2 | 1 |
| Memory-Controller (UMC) | 8 | 16 | 6 | 8 | 4 |
| Render-Backends (RB) | 16 | 16 | 8 | 4 | 2 |
Die aktuell in Umlauf gebrachten Informationen zu der nächsten Radeon-Generation sind mit einer gewissen Skepsis zu betrachten. So gibt es bei den vier angenommen Chips auch Unstimmigkeiten. So besitzt der AT 3 nach den Schaubildern ein größeres Speicher-Interface als der nächst größere Chip AT 2, dafür jedoch nur zwei statt vier Shader-Engines.
Die Gerüchte gehen weiter. Ein ebenso für authentische Leaks bekannter User im Chiphell-Forum behauptet, dass die nächste Radeon-Generation mit UDNA über 128 Stream-Prozessoren (FP32-ALUs) pro Compute Unit (CU) verfügt. Das wären doppelt so viel wie bei den Vorgängern. Ausgehend von 96 CUs beim Flaggschiff (AT0) wären das 12.288 ALUs, während die RX 7900 XTX mit 96 CUs nur auf die Hälfte von 6.144 ALUs kommt.
Analog dazu würden AT2 auf 5.120 ALUs, AT3 auf 3.072 ALUs und AT4 auf 1.536 ALUs kommen. Auch diese Informationen sind allerdings noch nicht bestätigt.
| Navi 5X (Radeon RX ????) | Navi 48 (Radeon RX 9070 XT) | Navi 31 (Radeon RX 7900XTX) | |
|---|---|---|---|
| CU | 96 | 64 | 96 |
| FP32-ALUs pro CU | 128 | 64 | 64 |
| FP32-ALUs | 12.288 | 4.096 | 6.144 |
Nachdem Kepler_L2 im Anandtech-Forum bereits den groben Aufbau der kommenden Chips beschrieben hat, folgt nun auch endlich die Auflösung des Kürzels AT. Nicht mehr Navi, sondern Alpha Trion. Damit scheint AMD die Sterne als Namensgeber hinter sich zu lassen und wendet sich dem Transformer-Universum zu. Neben Alpha Trion wirft Kepler auch die Namen Ultra Magnus für Xbox und Pax Orion für PlayStation 6 in den Raum.
Alpha Trion is for the whole GMD lineup, Magnus is for Xbox and Orion for PS6
— Kepler (@Kepler_L2) September 3, 2025